-
-
18
-
3在tool->launch Vitis IDE后报错Vitis IDE Launch failed,去Help中的Device 中重新安装了相对应的Vitis IDE ,但是安装过后依然会报以上错误,求大佬指示
-
1
-
12
-
1
-
0
-
2设置了多线程编译,但无事发生,cpu利用效率太低了
-
9Vivado解压后点击xsetup.exe没有反应,管理员运行也不好使,就是没反应,百度搜不到,求大神解答。我的电脑是win10 64位的 内存 8G
-
0
-
0
-
7如题,我用的轻薄本,本地内存不够了。。可以把vivado装在移动硬盘里吗?
-
0
-
2
-
1我拷贝了老师的文件夹但发现漏了一个bin文件夹,有没有哪位好心人愿意给我发发2018.3的bin文件夹TT
-
2
-
3TclStackFree: incorrect freePtr. Call out of sequence? 上网找了一下原因,又说改计算机名的,改路径名的,能查到的我都试了试。但是都没用,还是会卡住,只能求助群友大佬了,有偿解决该问题
-
3我今天打开vivado的时候弹出来一个窗口,cannot locate target loader 前两天还好好的,哪位大哥指点一下
-
0
-
36无论是官网的下载器还是zip包,在运行xsetup.exe时都是先有一会加载界面,但是之后就闪退了。确认了文件名不长,在根目录下,也试过使用.bat文件删除代码再用管理员运行排除了程序冲突。确定电脑系统磁盘空间充足,系统为win10,64位。
-
0我本来只需要综合三分钟的程序,稍微修改一句代码,就要综合两个小时了,不知道是为什么,有谁知道这种情况是代码出现什么问题了吗
-
0
-
0
-
4
-
1simulation时一直在初始化设计卡住,每次都需要重启电脑才行,有什么方法解决吗
-
3
-
5有人在vivado 2016.4中碰到过类似问题吗 在另一台电脑中是正确的(也是vivado 2016.4),打包给我。 在我的电脑上先Run synthesis成功后,再Run Implementation时,报错 。 1. [DRC 23-20] Rule violation (INBB-3) Black Box Instances - Cell 'i_system_wrapper/top/rs_Encode_QPSK/rs_encoder_test_uut' of type 'i_system_wrapper/top/rs_Encode_QPSK/rs_encoder_test_uut/rs_encoder_test' has undefined contents and is considered a black box. The contents of this cell must be defined for opt_design to complete successfully. 2. [Vivado_Tcl 4-78] Error(s)
-
0我写好的代码仿真波形图没问题,RTL ANALYSIS后的原理图和代码的设想也是一样的,但是SYNTHESIS后的原理图就少了好多东西,甚至有时候连一些必要的模块都不见了只有输入输出了。
-
0
-
0
-
22
-
0有大佬会用vivado在7035开发板上hdc1080芯片设置一个简易温度计吗
-
1请问有没有大佬有没过期的2018.3版本的vivado的licence啊,求求了
-
1比如Y=(A|B|C);他就只能画两个或门。不能画一个3接口的或门吗
-
1
-
0在网上查到modelsim联合vivado进行仿真需要版本对应 我使用的是vivado23.2但是我找不到modelsim se 2023版本 或者大佬们有其他可以进行联合仿真的版本和方法也可以踢我一下
-
6
-
0同步fifo IP核为什么给复位信号了里面的数据还在
-
4
-
0
-
4
-
0请问仿真时,输入一直是Z,波形是红色,输出是XXXX,波形是蓝色是什么原因
-
1这个floating_point_v7_1_7的ip核在哪里下载啊?为什么我的vivado里面只有一个floating_point_1.0?网上也找不到
-
0

空一...
